一人5分で会場のスクリーンに映しながら発表していただきます.
発表はZoomを通じてオンラインでも公開されます.発表の順番は各ポスターに割り当てられた番号順に行います.
質疑応答の時間は設けません.
ご自身の発表の1つ前の発表になったら,演台付近にお越しください.
割り当てられたポスターボードの前に立って発表していただきます.
ショートプレゼンテーションで質疑応答時間を設けない分,ポスター発表にてゆっくり議論を交わしていただけたらと思います.
ポスターを貼り付けるボードのサイズは,縦 2100mm x 横 1200mm です.この範囲でポスターを作成してください.
以下がショートプレゼンテーションでの発表順です.発表順はポスター番号でもありますのでご確認ください.
発表順 (ポスター番号) |
発表者名(所属) |
---|---|
タイトル | |
1 | 田辺駿介(静岡大学) |
IoT端末のバッテリ交換を不要とするハイブリッド電源回路 | |
2 | 川上 蒼馬 (早稲田大学),巴 徳瑪 (NTT),大野 乾太郎 (NTT),八木 哲志 (NTT),寺本 純司 (NTT),戸川 望 (早稲田大学) |
外部磁場の調整によるイジングマシンへの初期解の設定 | |
3 | 吉村友和(早稲田大学)、白井達彦(早稲田大学)、多和田雅師(早稲田大学)、戸川望(早稲田大学) |
イジングモデル係数変形によるイジングマシンの高精度化 | |
4 | 金山湧司(静岡大学)、丹沢徹(静岡大学) |
NANDフラッシュ用ブースト・コンバータの高速昇圧動作方式 | |
5 | 孫鶴鳴(早稲田大学) |
FPGA Implementation of Learned Image Compression | |
6 | 小坪稜麻(静岡大学)、丹沢徹(静岡大学) |
CMOSクロスカップル型RF-DCチャージポンプの回路モデル | |
7 | 久古幸汰(早稲田大学)、戸川望(早稲田大学) |
FPGAに対する消費電力波形の形状を考慮したIoTデバイス異常動作検知 | |
8 | 谷地悠太(早稲田大学),多和田雅師(早稲田大学),戸川望(早稲田大学) |
基底状態を維持可能なイジングモデルの分割による係数削減手法 | |
9 | 深田 佳佑 (早稲田大学),パリジ マチュー (早稲田大学/富士通),富田 憲範 (富士通),戸川 望 (早稲田大学) |
実イジングマシンを反復的に用いるイテレーティブアニーリングと組合せ最適化問題の評価 | |
10 | Anh Hoang Ngoc Nguyen (Fujitsu ltd.) |
Leveraging dynamic parameter for solution search acceleration in Amoeba-inspired hardware SAT solver | |
11 | 小柳結依(福岡大学)、請園智玲(福岡大学) |
FPGA組込みPLLを用いたサイドチャネル攻撃対策のためのノイズ生成手法の検討 | |
12 | 手塚進悟(会津大学)、小平行秀(会津大学)、吉岡廉太郎(会津大学) |
スマートミュージアムにおけるサーモグラフィを用いた人検出システムの開発 | |
13 | 矢野悠生(会津大学)、野崎慎二(会津大学)、相澤朋英(会津大学)、小平行秀(会津大学) |
Approximate Computingにおける回路性能の改善のためのレイアウト設計 | |
14 | 狩野楓(信州大学)、上口光(信州大学) |
ウェアラブル生体信号計測システムのためのフォトダイオードとアナログフロントエンド回路の試作と評価 |